| URI | http://purl.tuc.gr/dl/dias/9D51E078-620D-412C-A99E-FC6B29A1D90B | - |
| Αναγνωριστικό | https://ieeexplore.ieee.org/document/7577354/ | - |
| Αναγνωριστικό | https://doi.org/10.1109/FPL.2016.7577354 | - |
| Γλώσσα | en | - |
| Μέγεθος | 4 pages | en |
| Τίτλος | An FPGA-based high-throughput stream join architecture | en |
| Δημιουργός | Kritikakis Charalabos | en |
| Δημιουργός | Κρητικακης Χαραλαμπος | el |
| Δημιουργός | Chrysos Grigorios | en |
| Δημιουργός | Χρυσος Γρηγοριος | el |
| Δημιουργός | Dollas Apostolos | en |
| Δημιουργός | Δολλας Αποστολος | el |
| Δημιουργός | Pnevmatikatos Dionysios | en |
| Δημιουργός | Πνευματικατος Διονυσιος | el |
| Εκδότης | Institute of Electrical and Electronics Engineers | en |
| Περίληψη | Stream join is a fundamental operation that combines information from different high-speed and high-volume data streams. This paper presents an FPGA-based architecture that maps the most performance-efficient stream join algorithm, i.e. ScaleJoin, to reconfigurable logic. The system was fully implemented on a Convey HC-2ex hybrid computer and the experimental performance evaluation shows that the proposed system outperforms by up to one order of magnitude the corresponding fully optimized parallel software-based solution running on a high-end 48-core multiprocessor platform. The proposed architecture can be used as a generic template for mapping stream processing algorithms to reconfigurable logic, taking into consideration real-world challenges. | en |
| Τύπος | Πλήρης Δημοσίευση σε Συνέδριο | el |
| Τύπος | Conference Full Paper | en |
| Άδεια Χρήσης | http://creativecommons.org/licenses/by/4.0/ | en |
| Ημερομηνία | 2018-10-09 | - |
| Ημερομηνία Δημοσίευσης | 2016 | - |
| Θεματική Κατηγορία | FPGA architecture | en |
| Θεματική Κατηγορία | Join operator | en |
| Θεματική Κατηγορία | ScaleJoin | en |
| Θεματική Κατηγορία | Stream processing | en |
| Βιβλιογραφική Αναφορά | C. Kritikakis, G. Chrysos, A. Dollas and D. N. Pnevmatikatos, "An FPGA-based high-throughput stream join architecture," in 26th International Conference on Field-Programmable Logic and Applications, 2016. doi: 10.1109/FPL.2016.7577354 | en |