URI | http://purl.tuc.gr/dl/dias/FFD65D39-9A2F-4134-A43E-F7280EE8F36F | - |
Αναγνωριστικό | http://users.isc.tuc.gr/~kpapadimitriou/publications/2015arc-HWTaskSchedPRfpgas.pdf | - |
Γλώσσα | en | - |
Τίτλος | Hardware task scheduling for partially reconfigurable FPGAs
| en |
Δημιουργός | Charitopoulos Georgios | en |
Δημιουργός | Χαριτοπουλος Γεωργιος | el |
Δημιουργός | Koidis Iosif | en |
Δημιουργός | Κοϊδης Ιωσηφ | el |
Δημιουργός | Papadimitriou Kyprianos | en |
Δημιουργός | Παπαδημητριου Κυπριανος | el |
Δημιουργός | Pnevmatikatos Dionysios | en |
Δημιουργός | Πνευματικατος Διονυσιος | el |
Περίληψη | Partial reconfiguration (PR) of FPGAs can be used to dynamically
extend and adapt the functionality of computing systems, swapping in and out
HW tasks. To coordinate the on-demand task execution, we propose and
implement a run time system manager for scheduling software (SW) tasks on
available processor(s) and hardware (HW) tasks on any number of
reconfigurable regions of a partially reconfigurable FPGA. Fed with the initial
partitioning of the application into tasks, the corresponding task graph, and the
available task mappings, the RTSM considers the runtime status of each task
and region, e.g. busy, idle, scheduled for reconfiguration/execution etc., to
execute tasks. Our RTSM supports task reuse and configuration prefetching to
minimize reconfigurations, task movement among regions to efficiently manage
the FPGA area, and RR reservation for future reconfiguration and execution.
We validate its correctness using our RTSM to execute an image processing
application on a ZedBoard platform. We also evaluate its features within a
simulation framework, and find that despite the technology limitations, our
approach can give promising results in terms of quality of scheduling. | en |
Τύπος | Πλήρης Δημοσίευση σε Συνέδριο | el |
Τύπος | Conference Full Paper | en |
Άδεια Χρήσης | http://creativecommons.org/licenses/by/4.0/ | en |
Ημερομηνία | 2015-11-12 | - |
Ημερομηνία Δημοσίευσης | 2015 | - |
Θεματική Κατηγορία | Automatic computers | en |
Θεματική Κατηγορία | Automatic data processors | en |
Θεματική Κατηγορία | Computer hardware | en |
Θεματική Κατηγορία | Computing machines (Computers) | en |
Θεματική Κατηγορία | Electronic brains | en |
Θεματική Κατηγορία | Electronic calculating-machines | en |
Θεματική Κατηγορία | Electronic computers | en |
Θεματική Κατηγορία | Hardware, Computer | en |
Θεματική Κατηγορία | computers | en |
Θεματική Κατηγορία | automatic computers | en |
Θεματική Κατηγορία | automatic data processors | en |
Θεματική Κατηγορία | computer hardware | en |
Θεματική Κατηγορία | computing machines computers | en |
Θεματική Κατηγορία | electronic brains | en |
Θεματική Κατηγορία | electronic calculating machines | en |
Θεματική Κατηγορία | electronic computers | en |
Θεματική Κατηγορία | hardware computer | en |
Βιβλιογραφική Αναφορά | G. Charitopoulos, I. Koidis, K. Papadimitriou and D. Pnevmatikatos,
"Hardware Task Scheduling for Partially Reconfigurable FPGAs",
in HiPEAC Workshop on Reconfigurable Computing (WRC), January 2015. | en |