URI | http://purl.tuc.gr/dl/dias/7DB9EB3F-8A2F-4A09-94BE-3D86386E207A | - |
Αναγνωριστικό | http://citeseerx.ist.psu.edu/viewdoc/download?doi=10.1.1.48.7299&rep=rep1&type=pdf | - |
Γλώσσα | en | - |
Μέγεθος | 5 pages | en |
Τίτλος | The memory structures of ATLAS I, a high performance, 16x16 ATM switch supporting backpressure | en |
Δημιουργός | Kornaros, Georgios | en |
Δημιουργός | Pnevmatikatos Dionysios | en |
Δημιουργός | Πνευματικατος Διονυσιος | el |
Δημιουργός | George Kalokerinos | en |
Δημιουργός | Chara Xanthaki | en |
Περίληψη | We present the overall structure of ATLAS I, emphasizing the memory use and requirements. We categorize these requirements in functionality and bandwidth and present the solutions we used in the first implementation of ATLAS I in a 0.35 CMOS technology. This implementation can serve as a starting point in the design of future switches with functionality similar to ATLAS I. | en |
Τύπος | Πλήρης Δημοσίευση σε Συνέδριο | el |
Τύπος | Conference Full Paper | en |
Άδεια Χρήσης | http://creativecommons.org/licenses/by/4.0/ | en |
Ημερομηνία | 2015-10-19 | - |
Ημερομηνία Δημοσίευσης | 1998 | - |
Βιβλιογραφική Αναφορά | D.Pnevmatikatos, G. Kornaros, G. Kalokerinos, C.Xanthaki.(1998).The Memory structures of ATLAS I, a high performance, 16x16 ATM switch supporting backpressure.Presented at 11th Annual 1998 IEEE International ASIC Conference.[online].Available: http://citeseerx.ist.psu.edu/viewdoc/download?doi=10.1.1.48.7299&rep=rep1&type=pdf | en |